admin管理员组

文章数量:1534902

2024年4月6日发(作者:)

概述:

AD7865是一个由单5V供电的快速,低功耗,4通道同时进行采样的14位A/D转换器。

包含一个2.4us 连续计算的模数转换器,四个跟随/保持放大器,2.5V基准源,芯片时钟振

荡器,信号调节电路和一个高速并行接口。四通道同时采样因而保存了四个模拟输入信号

的相位关系。芯片可以承受输入电压范围 +/-10v,+/-5v,+/-2.5v,0v到2.5v,0v到5v.

芯片的4个通道可以由硬件或软件任意修改来达到功能最佳化。

AD7865的管脚定义:

PIN1 BUSY:

BUSY输出脚,由/CONVST的上升沿触发。并且在所有通道选择转换完成之前一直保

持高电平。

PIN2 FRSTDATA:

首位数据输出脚。且是一个逻辑输出,当其输出为高电平时,标志着输出数据寄存

器指针选址寄存器1。——查看访问输出数据寄存器。

PIN3 /CONVST3 :

转换开始输入脚。逻辑输入。这个脚的一个由低到高的电平转换使所有的track/holds

进入hold模式,并开始转换到被选择的通道上。 另外,在/CONVST 的上升沿,通道序

列选择的状态也被锁定。

PIN4 /CS :

芯片选择输入脚。低电平输入有效。当输入有效时,设备被选择。

PIN5 /RD:

读输入脚,低电平有效,其和/CS脚都是低电平时,DATA有输出。当执行读命令时,

要确保/WD脚的逻辑为高电平。

PIN6 /WD:

写输入脚,低电平有效。当/CS脚为低电平且RD为高电平时,一个上升沿/WD输入

占用通道选择寄存器的DB0-DB3脚。

PIN7 CLK IN/SL1 :

时钟输入与硬件通道选择转换脚。这个脚的作用由/H/S SEL 脚的输入来决定。当

/H/S SEL 脚的输入是高电平时(选择通道转换序列的软件控制方式),执行时钟输入功能。

外部时钟的应用(仅仅在INT/EXT CLK为高电平的时候才有必要。),允许了用户来控制

AD7865的转换速率。每个转换需要16个时钟周期来完成。每个时钟都有一个指令周期。

(The clock should have a duty cycle that is no greater than 60/40. )——参阅外部

时钟的使用。当/H/S SEL 输入为低电平时,(选择由硬件来控制通道转换序列。)此脚执行

它的硬件通道选择功能。而SL1脚的输入决定了通道1是否被包括在通道转换序列之内。是

否选择由/CONVST的上升沿来决定。请查看选择转换序列。

PIN8 /INT/EXT CLK/SL2:

本文标签: 通道输入转换选择时钟