admin管理员组

文章数量:1531422


2024年7月5日发(作者:)

南京立超电子科技有限公司 Tel:************/83800926Fax:************

SK8001型(EPM7064S)开发套件

简介

一、概述

SK8001型(EPM7064S)开发套件,是以CPLD(Complex Programmable Logic Device) EPM7064S为核心芯片。

本套件提供了可编程逻辑器件开发所需要的集成开发软件、器件数据手册、开发板及使用说明等资料,使得你很容

易的掌握CPLD/FPGA器件的开发过程。

ALTERA的EPM7064S系列CPLD是基于第二代多阵列矩阵(MAX)结构体系地高性能EEPROM结构的

CPLD。完全符合IEEE 1149.1 JTAG边界扫描标准,具有5V ISP的功能;逻辑密度为1250个可用编程门电路,

64个宏单元;可编程I/O口,TTL逻辑电平为5V或3V;引脚到引脚的逻辑延时为5.0ns,计数器工作频率可达到

175.4MHz(EPM7064SLC-5);有集电极开路选择,可编程宏单元触发器,具有专有的清除(clear)、时钟(clock)、输

出使能(OE)控制;与不同电源电压的系统接口,VCCIO引脚用于输出缓冲器接到5V电源时,输出电平与5V电

源兼容,VCCIO引脚用于输出缓冲器接到3.3V电源时,输出电平与3.3V电源兼容,VCCINT用于内部电路和输入

缓冲器;器件具有一个可编程的程序加密位,全面保护你的设计,防止程序被读出和复制。

ALTERA公司作为全球最大的可编程逻辑器件供应商,可提供MAX7000S(E)、MAX7000A(AE)、MAX7000B、

FLEX6000A、FLEX 10KA、FLEX 10KE等系列产品。这些产品可用于组合逻辑、时序、算法、双端口RAM、FIFO

的设计。在加上ALTERA公司的MAX+pulsII集成开发软件,集设计输入、处理、校验和器件编程于一体,集成度

高,使用方便,大大缩短产品的开发周期。

二、参考图片

三、芯片特点

MAX7064S是一种复杂可编程逻辑器件,IC管脚参阅原理图,是84/44pinPLCC封装,另外还有其它类型的管脚和

封装,选择性强,该IC具有以下主要性能:

1、 以第二代多阵列矩阵(MAX)结构为基础,是一种高性能CMOS EEPROM器件;

2、 通过JTAG(Joint Text Action Group联合测试组)接口可实现在线编程(ISP),本实验板提供JTAG接口;

3、 逻辑密度为1250个可用编程门电路,64个宏单元;

4、 68/36条可编程I/O口,TTL逻辑电平为5V或3V;

版本 V1.00 第 1 页

南京立超电子科技有限公司 Tel:************/83800926Fax:************

5、 引脚到引脚的逻辑延时为5.0ns,计数器工作频率可达到175.4MHz;(开发板上提供的样片是

EPM7064SLC-15PC84,如需其它速度等级的芯片,购买时请说明。)

6、 有集电极开路选择,可编程宏单元触发器,具有专有的清除(clear)、时钟(clock)、输出使能(OE)控制;

7、 与不同电源电压的系统接口,VCCIO引脚用于输出缓冲器接到5V电源时,输出电平与5V电源兼容,VCCIO

引脚用于输出缓冲器接到3.3V电源时,输出电平与3.3V电源兼容,VCCINT用于内部电路和输入缓冲器;

8、 包括一个可编程的程序加密位,全面保护专利设计,防止程序被复制和读出。

四、开发板资源

Altera Exp BD板需外加9-12V电源,或+5V(从JP1power in加入)电源。

1、 通过DB25并口电缆直接与PC机通讯,可进行数据下载、再线编程等;

2、 AT89C2051 CPU P1口提供给ALTERA

EPM7064S

第83脚(Input/Gclk1)不同频率的时钟信号,通过Jump(X4

,S1

的1~16脚)选择时钟频率,控制显示频率快慢,SDATA(P3.2口)是用来控制

EPM7064S

的OE(P84)

用来选择SDATA信号的宽度,注意:X4的17、18脚须短接;

3、 74LS244是在通过BYTEBALASTER下载数据时,作为数据交换用(参考原理图);

4、 PCB板圆的绿色LED为TDI状态显示,下载数据是灯亮,下载完毕后灯灭,其余60个LED为ALTERA

EPM7064S

的I/O口状态指示,若下载完毕拔掉并口电缆,LED灯可能状态不定,这是因为实验板脱离计算机

后,74LS244无输入信号造成的;

5、 VCCIO口可以选择5V或3.3V工作电压,由VCCIO Jump(JP4)确定,与周边IC TTL电平相兼容;注意MAX7128A

(AE)为3.3V,MAX7128S(E)为5V;

6、

EPM7064S

的所有引脚都以隔离引出,方便测试和进行再次开发。

五、开发环境

MAX+PlusII开发系统

MAX+PlusII(Multiple array matrix and progrmmable logic user system)开发系统是一个完全集成化、易学易用的可编程

逻辑设计环境,它可以在多种平台上运行,提供的灵活性和高效性是无可比拟的,其丰富的图形界面,辅之完整的、可即

时访问的在线文档,使设计人员能够轻松、愉快地掌握和使用MAX+PlusII软件。

六、产品配置

序号

1

2

3

4

5

6

配件名称

ALTERA 开发板

开发系统软件(MAX+PlusII)/器件数

据手册光盘/范例

电源(AC220/DC9V)

25 PIN Cable

说明书、线路图

ALTERA Exp BD 装配图

数量

1

1

1

1

1

1

版本 V1.00 第 2 页

南京立超电子科技有限公司 Tel:************/83800926Fax:************

7

8

CPLD 技术及应用

保修卡

1

1

版本 V1.00 第 3 页


本文标签: 器件逻辑引脚用于电源